学科分类
/ 20
387 个结果
  • 简介:摘要: 本文以xilinx公司的7系列FPGA为例,对FPGA的输入时钟信号进行讲述并使用LVDS、LVPECL格式信号进行验证。

  • 标签:
  • 简介:摘要信号处理在电力系统工作中应用广泛,其中快速傅里叶变换(FFT)在信号处理中是一种采用较多的方式。现提出一种基于FPGA的快速傅里叶变化算法的实现方式,同时给出基于Modelsim的仿真结果与Matlab的计算结果进行对比。

  • 标签: FFT FPGA 信号处理
  • 简介:摘要本文在研究和分析IEC61375-3-1的基础上,提出了一种MVB接收模块的状态转移图,并用verilogHDL描述了该状态机,最后用Vivado开发平台自带的isim仿真工具进行了功能仿真。

  • 标签: MVB FPGA 状态机
  • 简介:介绍一种通用的高速前端图像采集模块。该模块主要由视频解码芯片SAA7113H和FPGA组成,图像数据通过模拟摄像机获取图像,经过SAA71113H转换成数字图像信号后,由FPGA对图像采集进行控制。在图像采集的过程中,采用状态机的方式对FPGA内部的2个RAM块进行乒乓操作来采集图像数据。编写FPGA程序,并进行相关仿真及实际调试操作。结果证明,该采集模块具有很好的可行性及稳定性。此模块不需要外部存储器,能够运用在各种图像处理系统的前端。

  • 标签: FPGA SAA7113H 状态机 乒乓操作 同步 图像采集
  • 简介:摘要 : 本文在研究和分析 IEC61375-3-1 的基础上,提出了一种 MVB 接收模块的状态转移图,并用 verilog HDL 描述了该状态机,最后用 Vivado 开发平台自带的 isim 仿真工具进行了功能仿真。

  • 标签: MVB FPGA 状态机
  • 简介:简要介绍了专用CPU的组成及其工作原理,给出了基于Ahera公司的FPGA实现专用CPU的设计过程和电路结构。设计在QuartusⅡ软件中完成,并给出了仿真波形。该设计用FPGA实现,因此有许多优点,可以灵活地地扩展或修改ALU、寄存器文件等,可以很方便地转变为其他专用CPU。

  • 标签: 专用处理器:数据路径:控制器
  • 简介:高性能信号处理技术通常可能需要直接对中频信号进行采样来得到正交两路信号。文中采用Bessel插值法将一路中频数字信号分解成两路正交数字信号,从而实现了数字正交相干检波处理,同时重点给出了选用FPGA实现这一过程的详细解决方案。

  • 标签: 中频正交采样 FPGA Bessel插值
  • 简介:高速异步串行总线在现代通信设备中应用越来越广,文中介绍了一种基于FPGA的高速异步串行总线设计,详细描述了硬件设计和总线协议的实现方法。在现代通信系统的应用中有较高的实用价值。

  • 标签: 异步串口 FPGA器件 VERILOGHDL
  • 简介:在分析拉普拉斯金字塔图像融合算法基础上,对该算法的硬件实现进行了深入研究,提出了一种基于FPGA的实时图像融合的实现方法,详细给出了滤波、插值、延时、融合等算法模块的设计方法。最后在单片AltraEP2S60F1020FPGA上实现了3层拉普拉斯金字塔融合算法处理,实验结果显示,该融合实现方法的处理延迟小,资源占用少,融合效果优良。

  • 标签: 图像融合 拉普拉斯金字塔 可编程门阵列
  • 简介:该文设计方案采用FPGA(Fieldprogrammablegatearray,即现场可编程门陈列)来实现数字通信中的时分复用和解复用功能,以三路固定时分复用器的设计为例,介绍了一个基于美国ALTERA公司的EPF10K10LC84FPGA芯片开发的数字基带通信方案。该方案设计通过时分复用实现多路数据的传输,并采用EDA技术及自顶而下的设计思路。将时分复用主要硬件功能通过编程方式制作在两片FPGA芯片上,以MAX+plusⅡ软件为平台,以VHDL语言为工具,并且通过PCM编码电路、译码电路、显示电路等模块进行验证。该方案具有结构简单、成本低、性能稳定、抗干扰能力强的特点。

  • 标签: 现场可编程门阵列 硬件描述语言 时分复用 基带通信 脉冲编码调制
  • 简介:摘要因PFGA在IC设计、信号控制、航空航天、国防等众多领域的应用优势,从上世纪八十年代开始,经历了近四十年的市场发展,FPGA的性能获得了极大的提升,其编程单元从最初的几百个突破到几百万个,其工艺水平也从最初的微米级突破到纳米级。提高FPGA设计性能及提升FPGA设计稳定性成为设计工作中的核心问题,而FPGA性能和稳定性的高低取决于设计时序是否内敛。本文在对FPGA结构及其时钟资源分析的基础上,对FPGA时序分析基础进行研究,并对时序仿真及性能分析展开分析,将为国内FPGA时序收敛分析及仿真研究提供参考。

  • 标签: FPGA 时序收敛 仿真模型 研究
  • 简介:赛灵思(Xilinx)宣布,作为Spartan-3AFPGA系列平台延伸的小封装FPGA正式量产。这些小封装FPGA在提供突破性价位的同时,针对消费、有线和无线通信、网络、工业以及其它许多成本敏感的应用领域,可以大大降低系统总体成本。

  • 标签: FPGA XILINX 无线通信 突破性 封装 成本
  • 简介:双光的排水量传感器被介绍与单身者相比获得更高的精确性。系统的结构和原则也被介绍,并且硬件和软件也被引进。系统的函数通过实验是可行的并且基于FPGA模仿数据进程。CLC数字TH822

  • 标签: 位移传感器 对偶光 FPGA 数据处理
  • 简介:本文详细介绍了现场可编程门阵列(FPGA)的功能和结构特点,针对在FPGA中存在的竞争冒险问题,结合实际探讨了消除竞争胃险的各种方法,并提出了一些避免毛刺的注意事项,有利丁FPGA设计者少走弯路。

  • 标签: FPGA 竞争冒险 消除方法
  • 简介:一些人可能认为,就具体效果而言,软件定义网络(SDN)受到了人们过多的关注。在SDN早期,部署的出现源自于领先研究机构与快速定制其现有非SDN固件的硬件公司的共同努力。尽管这些工作验证了SDN的理论,但概念证明阶段的SDN与专门针对全球精心策划架构的生产网络实施的SDN之间仍有很大差别。

  • 标签: SDN FPGA 性能 生产网络 研究机构 精心策划
  • 简介:当前摩尔定律已遇到瓶颈,通用处理器的计算能力受到制约,而深度学习等新型企业计算对数据中心服务器功耗和计算性能提出了更大的挑战。现场可编程门阵列(FieldProgrammableGateArray,FPGA)具有高性能、低功耗等特点,FPGA异构计算平台可有效解决数据中心能效问题。文章阐述了FPGA异构计算平台的硬件体系结构和软件编程模型,分析了基于OpenCL的FPGA异构计算平台的高性能、低功耗、动态可重构等优势。应用实践表明,FPGA异构平台可在降低系统功耗的同时提升系统性能,从而实现系统能效的有效提升。

  • 标签: FPGA OPENCL 异构计算 可重构
  • 简介:使用FPGA内部资源BlockRam实现异步FIFO,因为未使用外挂FIFO,使得板卡设计结构简单并减少了硬件板卡的干扰,给硬件调试工作带来了方便,也充分体现了FPGA的优势,这种方法对设计异步唧的使用具有很好的借鉴意义。实验通过VERILOG编程实现异步FIFO,对程序进行了功能仿真、时序仿真,并下载到FPGA芯片中进行了硬件仿真,实验结果达到了预期的参数要求,完成了FIFO软硬件设计。

  • 标签: FPGA 异步FIFO VERILOG TS流数据
  • 简介:本文在理论上对直接数字频率合成(DirectDigitalSynthesizer)的原理及其输出信号的性能进行了分析,用台湾友晶公司的DE2开发板设计完成了DDS产生正弦波的软硬件调试。正弦波输出为23.84Hz至1562500Hz,精度为23.84Hz,相位0至360度,精度小于0.1度。

  • 标签: 相位累加器 相位调制器 DDS FPGA
  • 简介:德州仪器(TI)宣布推出专用于DK-LM3S9896开发套件的新型StellarisFPGA扩展板,可显著加速开发低成本安全接入控制系统及其他需要高速外部处理单元接口的应用。这款全新电路板使开发人员能够轻松评估Stellaris微处理器(Mcu)高灵活性外设接口(EPI)的高带宽机器对机器(M2M)并行接口功能。

  • 标签: 扩展板 FPGA TI 接口功能 德州仪器 控制系统