学科分类
/ 1
7 个结果
  • 简介:上海宏力半导体制造有限公司发布其最新开发的0.18微米OTP(一次编程)制程平台。该平台基于宏力半导体自身的0.18微米逻辑制程,结合了第三方OTP,采用3.3V作为核心器件。与其它非挥发性记忆体解决方案相比,宏力最新开发的0.18微米OTP缩短了产品上市时间,为客户降低了制造及研发成本。其产品应用广泛,可适用于语音控制、远程控制、小家电或者触控面板。

  • 标签: OTP 低成本 微米 制程 半导体制造
  • 简介:鼎芯科技目前针对WCDMA市场推出一款高效率,高线性的直放站PA。鼎芯科技是NXP在国内的首家微波产品(LDMOS,ADC/DAC)技术服务商,其在该款产品中结合了NXP的高性能RF功率横向扩散晶体管(LDMOS)和Scintera推出的一种新型自适应模拟预失真芯片SC1887,并在PA中采用了当今流行的Doherty技术。

  • 标签: CDMA直放站 高线性 PA 科技 WCDMA 模拟预失真
  • 简介:DDR3SDRAM是新一代的内存技术标准,也是目前内存市场上的主流。大量的嵌入式系统或手持设备也纷纷采用DDR3内存来提高性能与降低成本,随着越来越多的SoC系统芯片中集成DDR3接口模块,设计一款匹配DDR3的内存控制器IP软核具有良好的应用前景。本文在研究了DDR3的JEDEC标准的基础上,设计出DDR3控制器IP软核的整体架构,并使用VerilogHDL语言完成DDR3控制器IP软核。在分析了40nmDDR3PHY测试芯片的基本性能的基础上,设计DDR3控制器IP软核的接口模块。搭建利用AXI总线对DDR3控制器IP软核发出直接激励的仿真验证平台,针对设计的具体功能进行仿真验证,并在XilinxXC5VLX330T-FF1738-2开发板上实现对DDR3存储芯片基本读/写操作控制。在EDA仿真环境下,DDR3控制器IP软核的总线利用率达到66.6%。

  • 标签: DDR3内存 AXI总线 JEDEC标准 XILINX FPGA
  • 简介:罗德与施瓦茨公司(R&S)日前宣布,该公司的存储系统解决方案集成了IBMSpectrumScale文件系统,这个文件系统能够使得用户根据自己不同的需求来更高效的利用不同层级的存储资源池,结合高性能的R&SSpycerBoxCell在线存储和R&SSpycerBoxUltraTL近线存储.

  • 标签: 文件系统 存储解决方案 集成 lBM 罗德与施瓦茨公司 SCALE
  • 简介:概伦电子科技有限公司近日宣布推出其良率导向设计(DFY)平台的新产品NanoYield^TM,该产品以IBM授权的专利技术为基础,旨在通过高效的良率分析和设计优化,提升高端芯片设计的竞争力。

  • 标签: 导向设计 专利技术 电子科技 IBM 工具 设计优化
  • 简介:讲师背景L-3通讯公司航空电子系统设计高级工程师,同时是PCB设计方面的专家.具备计算机、飞机和电子通讯领域的印制电路设计的背景。Rick在电子工业已有39年的从业经历,一直致力于PCB和电路开发。着重研究数字和RFPCB的信号完整性和EMI。目前他担任IPC设计师理事会执行董事。

  • 标签: 印制电路 设计师 理事会 IPC 设计方法 PCB设计