学科分类
/ 1
1 个结果
  • 简介:目前的信号源的设计,大都采用直接数字频率合成技术(DDS)。但在很多情况下,DDS存在最小分辨率为输入时钟1/2~n或采用截断法时噪声增加的问题。设计将介绍一种基于DDS原理,采用"点法"实现更为精确的频率控制方法。设计采用VHDL语言实现各个模块功能,在QuartusⅡ中完成软件设计与仿真,并下载到cyclone器件中,完成硬件的测试。设计以频率分辨率为基准频率的1%为例,若要获得更高的频率分辨率,只需对程序略加修改即可。

  • 标签: DDS FPGA 频率精确度 CYCLONE