基于FPGA的10 Gbit/s伪随机序列测试装置

在线阅读 下载PDF 导出详情
摘要 介绍了一种基于FPGA的可编程SONETOC-19210Gbit/s伪随机序列发生器和比特间插入奇偶校验码BIP-8的误码测试仪.该误码测试仪为并行反馈结构,可生成PRBS序列长度为2^7-1,2^10-1,2^15-1,2^23-1和2^31-1,通过SFI-4接口,采用10Gbit/s收发一体光模块,其工作速率可达10Gbit/s.在OC-192帧同步调整电路中,采用sTM-64/OC192二分查找法的帧同步法,显著提高了帧同步速度并减少了帧同步逻辑的复杂度.该系统可作为一种低成本的测试仪评估OC-192设备与器件,以取代昂贵的商用PRBS测试仪。
机构地区 不详
出版日期 2007年04月14日(中国期刊网平台首次上网日期,不代表论文的发表时间)
  • 相关文献